5981
Q408264
Considere a operação do software Virtuoso Layout Editor a partir da tela de edição de layouts propriamente dita. Deseja-se iniciar o desenho do layout de um inversor CMOS (Metal-Óxido-Semicondutor Complementar) pelo desenho de um transistor PMOS. Para tal, o usuário deve acessar a opção “Create” do menu, na qual estão disponíveis algumas opções, EXCETO:
5982
Q408262
Considere a operação do software Virtuoso Schematic Composer a partir da visualização de uma célula padrão de alto nível. Para se visualizarem os níveis mais baixos da hierarquia do esquemático, o usuário deve selecionar as opções:
5983
Q408254
Seja um estágio de saída classe B que fornece 40,5 W para uma carga de 9 Ω. Sabe-se que a tensão provida pela fonte de alimentação possui valor igual à tensão de pico de saída a fim de evitar a saturação dos transistores do circuito. Pode-se afirmar que o rendimento da conversão de potência e a potência máxima dissipada em cada transistor para operação segura são, respectivamente, iguais a (utilize π = 3 nos cálculos)
5984
Q408252
Considere um estágio de saída de potência com ganho unitário, tensão do sinal de saída VS = 5 V e nível médio de ruído na saída Vn = 0,5 V. Suponha que esse estágio de potência seja precedido por um estágio para pequenos sinais com ganho de 100 e que seja aplicada uma malha de realimentação com fator β unitário. Caso VS e Vn permaneçam inalterados com a realimentação, verificar-se-á que a variação na relação sinal-ruído da tensão de saída do estágio de potência será de
5985
Q408250
5986
Q408248
5987
Q408246
5988
Q408043
5989
Q408041
5990
Q408010
Considere VZ a tensão nominal de operação dos diodos do tipo zener, e VD a tensão de condução dos diodos do tipo junção. Os valores aproximados das tensões na saída (Vdigital) aparecem com amplitudes alternando-se entre