Questões sobre Arquitetura de Computadores

Pesquise questões de concurso nos filtros abaixo

Listagem de Questões sobre Arquitetura de Computadores

Quanto aos conceitos de processamento de dados e organização de computadores, julgue os itens que se seguem. A arquitetura RISC (reduced instruction set computer) caracteriza-se por um conjunto reduzido de instruções, variedade de modos de endereçamento e poucos registradores de dados na UCP.

Com relação às tecnologias RISC e CISC, julgue os itens subsequentes.

Uma característica que permite maior velocidade de processamento em processadores RISC é o uso de um conjunto de instruções que possa executar em um único ciclo de máquina, simplificando ainda o projeto do processador.

Uma grande variedade de produtos podem ser denominados computadores, desde microcomputadores embasados em uma única pastilha (chip), até supercomputadores que custam dezenas de milhões de dólares. Apesar da grande variedade e da rapidez da evolução da área, certos conceitos fundamentais aplicam-se a qualquer projeto de computador. A esse respeito, julgue os itens seguintes.

A UCP é o componente responsável pela execução de qualquer operação realizada por um computador. Para isso, a UCP é composta por vários componentes, entre eles, está a unidade lógica e aritmética (ULA), denominada coprocessador aritmético, que é encarregada de controlar todos os cálculos de números inteiros.

O termo arquitetura de computador refere-se aos atributos que têm impacto direto sobre a execução lógica de um programa, enquanto organização de computador refere-se às unidades operacionais e suas interconexões que implementam as especificações da sua arquitetura. A respeito desse tema, julgue os itens de 86 a 90.

Três técnicas diferentes podem ser usadas para a realização de operações de entrada/saída (E/S): programada; dirigida por interrupção; e acesso direto à memória (DMA). Nas duas primeiras, o processador é responsável por obter dados da memória principal, em uma operação de saída, e por armazenar dados na memória principal, em uma operação de entrada. Na técnica de DMA, a transferência de dados entre o módulo de E/S e a memória principal é feita diretamente pelo processador, que executa um programa e tem o controle direto da operação de E/S.

 

Considerando as transações T1 e T2 apresentadas acima, julgue os itens subsequentes.

Se, por alguma razão, a transação T1 for abortada, o requerimento de atomicidade implicará que também sejam abortadas as transações como T2, aquelas que igualmente tenham visto os resultados de T1, transações que tenham visto os writes dessas transações e assim por diante. Esse problema é conhecido como rollback em cascata.

Navegue em mais matérias e assuntos

{TITLE}

{CONTENT}

{TITLE}

{CONTENT}
Estude Grátis