5151 Q418779
Engenharia Elétrica
Ano: 2012
Banca: Fundação Carlos Chagas (FCC)

5152 Q418778
Engenharia Elétrica
Ano: 2012
Banca: Fundação Carlos Chagas (FCC)

5153 Q418777
Engenharia Elétrica
Ano: 2012
Banca: Fundação Carlos Chagas (FCC)

5154 Q418776
Engenharia Elétrica
Ano: 2012
Banca: Fundação Carlos Chagas (FCC)

5155 Q418775
Engenharia Elétrica
Ano: 2012
Banca: Fundação Carlos Chagas (FCC)

5156 Q418774
Engenharia Elétrica
Ano: 2012
Banca: Fundação Carlos Chagas (FCC)

O diagrama de contatos que equivale à função lógica NAND entre as entradas I1 e I2 é:

5157 Q418773
Engenharia Elétrica
Ano: 2012
Banca: Fundação Carlos Chagas (FCC)

5158 Q418772
Engenharia Elétrica
Ano: 2012
Banca: Fundação Carlos Chagas (FCC)

Considere o texto abaixo:

The SN74LS373 consists of eight latches with 3-state outputs for bus organized system applications. The flip-flops appear transparent to the data (data changes asynchronously) when Latch Enable (LE) is HIGH. When LE is LOW, the data that meets the setup times is latched. Data appears on the bus when the Output Enable (OE) is LOW. When OE is HIGH the bus output is in the high impedance state.

Sobre o texto, analise:

I. Trata-se de um registrador de 8 bits.

II. LE é uma entrada de controle assíncrona.

III. OE habilita a saída quando está em nível lógico 0.

IV. LE deixa a saída em alta impedância quando está em nív...

5159 Q418771
Engenharia Elétrica
Ano: 2012
Banca: Fundação Carlos Chagas (FCC)

5160 Q418770
Engenharia Elétrica
Ano: 2012
Banca: Fundação Carlos Chagas (FCC)