131
Q408307
132
Q408305
Uma empresa de CI planeja lançar um microcontrolador que possui diversos periféricos, como conversores AD e DA, SPI, USB, I²C e memórias. Durante a fase de testes em laboratório, detectou-se que o microcontrolador funcionou corretamente com todos os periféricos. Porém, quando os dados foram enviados para USB, mesmo não sendo utilizados, provocaram uma pane geral no chip. O caso descrito pode ser caracterizar como
133
Q408304
Durante a etapa de síntese, diversas modificações são realizadas na estrutura do circuito para que as restrições do projeto sejam atingidas. Existem também especificações de projeto que são colocadas nessa fase, como multi-cycle path ou false path. Alteram algumas estruturas, mas não a funcionalidade do sistema. As ferramentas de síntese podem gerar um script contendo essas informações, que serão usadas em
134
Q408302
Com relação às etapas do fluxo de projeto, considere as afirmativas abaixo: I – Floorplanning é o processo de posicionar as células em locais apropriados dentro do chip. II – Na análise estática de tempo (STA), o projetista cria vetores de teste que são simulados utilizando a gate-level netlist para verificar os requisitos de tempo. III – Na etapa de floorplannig ocorre o planejamento das linhas de alimentação do chip. Está correto APENAS o que se afirma em:
135
Q408295
Sobre retime durante a fase de síntese, pode-se afirmar o seguinte:
136
Q408294
Sobre clock skew, é correto afirmar que
137
Q408290
Uma forma de corrigir problemas de violação de hold pode ser o seguinte:
138
Q408287
Por que a técnica de clock gating afeta substancialmente o consumo de um circuito digital?
139
Q408285
Em que consiste o efeito “Antenna” e como se pode eliminá-lo?
140
Q408283
O que visa a técnica de Multi-supply voltage, e qual o mecanismo empregado?