
Com base no circuito lógico apresentado, assinale a alternativa correta.

Considerando o codificador mostrado na figura acima e sua respectiva tabela verdade, julgue os itens subsequentes.
Caso o referido codificador seja implementado usando apenas lógica combinacional, adotando-se a relação sinal-ruído de quantização como fator de comparação e mantendo-se as mesmas características do sinal de entrada, ele será mais rápido que um conversor A/D equivalente embasado em aproximações sucessivas.
Considerando o codificador mostrado na figura acima e sua respectiva tabela verdade, julgue os itens subsequentes.
Assumindo que a saída B2 seja o bit mais significativo, um sinal Ve de amplitude 7 V resultará em uma saída representada pelo número 4 no sistema octal.
Com base nessas informações, julgue os itens subsequentes.
A saída X do circuito da figura II independe do nível lógico da entrada A.Considere uma arquitetura de microprocessador, em que se procure criar um grande número de instruções em linguagem de máquina, com uma grande diversidade de possíveis formatos. Considere, ainda, outra arquitetura, em que se procure reduzir o número de instruções, diminuindo-se, também, o número de formatos, de modo que a regularidade de formatos e o pequeno número de instruções permitam a construção de uma máquina com menor ciclo de clock. As siglas que designam essas arquiteturas são, respectivamente,