
A figura apresenta um circuito digital e seu correspondente Mapa de Karnaugh. A porta lógica a ser inserida no quadrado pontilhado da figura é:

A figura apresenta um circuito digital e seu correspondente Mapa de Karnaugh. A porta lógica a ser inserida no quadrado pontilhado da figura é:

No circuito acima, o próximo estado QBQA a partir do estado QBQA = 10, com Y = 1, é:
Considere a figura abaixo.

O componente eletrônico cuja curva característica V x I é mostrada na figura trata-se de um:
Considere a figura abaixo.

Dados: β=100; RC=3kΩ; RL=2kΩ; RB=10kΩ; ri=1kΩ
A figura mostra o circuito correspondente ao modelo para sinais de um estágio transistorizado. De acordo com os valores fornecidos para os componentes, o ganho de tensão

Observe a figura a seguir.

O circuito ilustrado corresponde a um conversor / regulador de tensão. Considerando que o amplificador operacional seja ideal e que o diodo Zener seja de 4 V, a tensão de saída VS, em volts, do regulador será:

O circuito eletrônico aplicado, mostrado na figura, onde vi é a entrada e vL é a saída, representa uma configuração conhecida como:
Considere o circuito e o gráfico abaixo para responder à questão.

No circuito apresentado, a chave S tem sua posição alternada entre os contatos 1 e 2 a cada minuto. Através de medidas realizadas, foi possível elaborar o gráfico da tensão V0(t). As resistências de R1 e R2, em k Ω, que mais se aproximam do comportamento apresentado no gráfico, respectivamente, são:
Observe a figura abaixo.

Um amperímetro, formado por um galvanômetro A de bobina móvel, com resistência interna de 10
e uma resistência shunt Rs, opera na escala linear de 0 a 400 mA. Um voltímetro, formado também por um galvanômetro V de bobina móvel, com resistência interna de 50
e uma resistência multiplicadora Rm, opera na escala linear de 0 a 120 V. Os dois medidores estão conectados na configuração mostrada na figura. Uma tensão de 320V CC é aplicada entre os termi...
Considere a figura a seguir.

A figura mostra parte de um circuito digital somador/subtrator de 1 bit, onde X, Y, Z, SUB e C são variáveis booleanas que assumem níveis lógicos 0 e 1. A expressão simplificada para a saída C, quando SUB vale 1, é
Considere a figura abaixo.

O circuito ilustrado na figura apresenta uma máquina de estados, onde Q2 representa o bit mais significativo e 1 o nível lógico alto. O estado inicial é (0)10, obtido pela ativação do sinal de clear. Os próximos três estados desta máquina, representados na base 10, são: