814801 Q425642
Engenharia Eletrônica
Ano: 2008
Banca: Fundação CESGRANRIO (CESGRANRIO)
814802 Q425640
Engenharia Eletrônica
Ano: 2008
Banca: Fundação CESGRANRIO (CESGRANRIO)
Uma determinada planta industrial apresenta o comportamento dinâmico semelhante ao de um modelo linear de segunda ordem, quando submetida à aplicação de um degrau em sua entrada. Observa-se na saída da planta que a resposta possui uma ultrapassagem máxima de 25% e algumas poucas oscilações amortecidas até alcançar o valor de regime permanente. Neste caso, o comportamento da planta é
814803 Q425638
Engenharia Eletrônica
Ano: 2008
Banca: Fundação CESGRANRIO (CESGRANRIO)
814804 Q425636
Engenharia Eletrônica
Ano: 2008
Banca: Fundação CESGRANRIO (CESGRANRIO)

O acionamento da chave S, mostrada na figura acima, é executado de modo a se obter uma modulação por largura de pulso, com duty-cycle igual a D. Nestas condições, este circuito corresponde a um conversor CC-CC denominado Buck-Boost. Considerando o funcionamento do circuito em regime permanente, é correto afirmar que

814805 Q425634
Engenharia Eletrônica
Ano: 2008
Banca: Fundação CESGRANRIO (CESGRANRIO)

Do equacionamento de tensões e correntes no circuito apresentado na figura acima, é possível concluir que

814806 Q425632
Engenharia Eletrônica
Ano: 2008
Banca: Fundação CESGRANRIO (CESGRANRIO)

A figura ilustra um circuito resistivo de corrente contínua. Considerando que os valores dos resistores encontram-se em ohms, a corrente I1, em ampères, que atravessa o resistor de 4 ohms é

814807 Q425630
Engenharia Eletrônica
Ano: 2008
Banca: Fundação CESGRANRIO (CESGRANRIO)

No circuito da figura acima, o equivalente NORTON entre os pontos X e Y é formado por

814808 Q425628
Engenharia Eletrônica
Ano: 2008
Banca: Fundação CESGRANRIO (CESGRANRIO)

O circuito apresentado na figura ao lado é um decodificador de endereços, onde o A8 é o bit mais significativo do barramento de endereços. Para ativar o bit Y3 do decodificador, o endereço que deverá ser escrito no barramento, na base 10 é

814809 Q425626
Engenharia Eletrônica
Ano: 2008
Banca: Fundação CESGRANRIO (CESGRANRIO)

A figura acima apresenta parte de um circuito digital e o Mapa de Karnaugh do sinal G, gerado a partir dos sinais A, B e C. Neste caso, o Mapa de Karnaugh correspondente ao sinal H é

814810 Q425624
Engenharia Eletrônica
Ano: 2008
Banca: Fundação CESGRANRIO (CESGRANRIO)

A figura acima apresenta o Mapa de Karnaugh do sinal digital F, gerado a partir dos sinais A, B e C, e a tabela verdade do sinal H, gerada a partir de um circuito combinacional entre os sinais F e G. Em um determinado momento, os sinais A, C e H apresentam, respectivamente, os níveis lógicos 0, 1 e 0. Com relação aos níveis lógicos dos sinais B e G nesta situação, pode-se afirmar que