141 Q425192
Engenharia Eletrônica
Ano: 2013
Banca: Fundação para o Vestibular da Universidade Estadual Paulista (VUNESP)

Considere a seguinte instrução, presente em um microprocessador hipotético.

MOV R2, 34h

Essa instrução move o valor 34h (em hexadecimal) para o registrador R2. O carregamento do valor 34h representa uma forma de endereçamento

142 Q425190
Engenharia Eletrônica
Ano: 2013
Banca: Fundação para o Vestibular da Universidade Estadual Paulista (VUNESP)

Grande parte dos microprocessadores ou microcontroladores possuem um registrador no qual é armazenada a maioria dos resultados decorrentes de alguma operação lógica ou aritmética. Esse registrador é conhecido como

143 Q425188
Engenharia Eletrônica
Ano: 2013
Banca: Fundação para o Vestibular da Universidade Estadual Paulista (VUNESP)

O ganho de potência (G) de uma antena é calculado de acordo com a seguinte expressão (sendo Pm a intensidade de radiação máxima da antena sob consideração e P0 a intensidade de radiação máxima de uma antena de referência com a mesma potência de entrada considerada):

144 Q425186
Engenharia Eletrônica
Ano: 2013
Banca: Fundação para o Vestibular da Universidade Estadual Paulista (VUNESP)

A velocidade de fase de uma onda eletromagnética é dada pela seguinte expressão (sendo μ a permeabilidade e ε a permissividade do meio):

145 Q425184
Engenharia Eletrônica
Ano: 2013
Banca: Fundação para o Vestibular da Universidade Estadual Paulista (VUNESP)

Quando um circuito lógico composto por portas da família CMOS está em funcionamento estático, ou seja, não está oscilando,

146 Q425182
Engenharia Eletrônica
Ano: 2013
Banca: Fundação para o Vestibular da Universidade Estadual Paulista (VUNESP)

147 Q425180
Engenharia Eletrônica
Ano: 2013
Banca: Fundação para o Vestibular da Universidade Estadual Paulista (VUNESP)

O tempo de acesso a uma posição de memória do tipo RAM

148 Q425178
Engenharia Eletrônica
Ano: 2013
Banca: Fundação para o Vestibular da Universidade Estadual Paulista (VUNESP)

149 Q425176
Engenharia Eletrônica
Ano: 2013
Banca: Fundação para o Vestibular da Universidade Estadual Paulista (VUNESP)

Considere um demultiplexador cujas entradas de seleção são  A0, A1 e A2, e cujas saídas são O1, O2, … e O7, sendo A0 a entrada de seleção menos significativa, e O0 a saída menos significativa. Supondo I o dado de entrada, assinale a alternativa que apresenta uma combinação coerente de valor de entrada de seleção (em binário) / saída ou saídas ativadas, para qualquer valor de I (0 ou 1).

150 Q425174
Engenharia Eletrônica
Ano: 2013
Banca: Fundação para o Vestibular da Universidade Estadual Paulista (VUNESP)