1481 Q408937
Engenharia de Telecomunicações
Ano: 2006
Banca: Fundação CESGRANRIO (CESGRANRIO)

A figura acima ilustra um circuito alimentado por uma fonte de tensão contínua de 12 V. O circuito encontra-se operando em regime permanente com a chave S fechada. Em determinado instante, abre-se a chave S. Imediatamente após a abertura da chave, os valores da tensão VC, em volts, e da corrente IC, em ampères, são, respectivamente:

1482 Q408936
Engenharia de Telecomunicações
Ano: 2006
Banca: Fundação CESGRANRIO (CESGRANRIO)

Considere a função booleana das variáveis A, B e C dada por:

                     

A expressão mais simplificada para X é:

1483 Q408934
Engenharia de Telecomunicações
Ano: 2006
Banca: Fundação CESGRANRIO (CESGRANRIO)

A figura acima ilustra um circuito que representa o modelo para pequenos sinais de um estágio transistorizado. A parte tracejada corresponde ao modelo híbrido equivalente completo do transistor. Os parâmetros hi, ho, hf e hr estão, respectivamente, nas seguintes unidades: ohms, siemens, adimensional e adimensional. A expressão correspondente ao ganho de tensão

1484 Q408932
Engenharia de Telecomunicações
Ano: 2006
Banca: Fundação CESGRANRIO (CESGRANRIO)

O valor da capacitância de um capacitor de placas paralelas

1485 Q408931
Engenharia de Telecomunicações
Ano: 2006
Banca: Fundação CESGRANRIO (CESGRANRIO)

A figura acima ilustra um circuito, onde a fonte encontra-se conectada a uma carga resistiva ajustável. Considere esse circuito em duas situações distintas. Na primeira, deseja-se ajustar a resistência R para que haja a máxima transferência de potência para a Carga 1, assinalada na figura, enquanto na segunda, deseja-se que a máxima transferência de potência ocorra com a Carga 2. Os valores de R, em ohms, que correspondem, respectivamente, a essas situações são

1486 Q408929
Engenharia de Telecomunicações
Ano: 2006
Banca: Fundação CESGRANRIO (CESGRANRIO)

A figura acima ilustra um circuito resistivo, onde . A potência, em watts, dissipada no resistor R é, aproximadamente:

1487 Q408928
Engenharia de Telecomunicações
Ano: 2006
Banca: Fundação CESGRANRIO (CESGRANRIO)

                                     

A figura acima ilustra a impedância Z, submetida a uma tensão senoidal Vin com sua correspondente corrente Iin. Considerando que a freqüência de operação seja 60 Hz, a impedância Z pode ser modelada por um:

1488 Q408926
Engenharia de Telecomunicações
Ano: 2006
Banca: Fundação CESGRANRIO (CESGRANRIO)

1489 Q408925
Engenharia de Telecomunicações
Ano: 2006
Banca: Instituto de Planejamento e Apoio ao Desenvolvimento Tecnológico e Científico (IPAD)

O circuito abaixo é um contador composto por FF – JK da família de circuitos integrados TTL. Considere os FF devidamente alimentados e ativados na descida do pulso de clock. Considere, também, que a saída do contador será um número decimal correspondente ao binário QC QB QA, sendo QA o bit menos significativo e que a linha de "partida" está normalmente no nível lógico 1 (um). Após ser fornecido um pulso negativo na linha de partida, é correto afirmar que enviando uma seqüência de pulsos na linha de clock, esse contador segue a seqüência de estado:

1490 Q408923
Engenharia de Telecomunicações
Ano: 2006
Banca: Instituto de Planejamento e Apoio ao Desenvolvimento Tecnológico e Científico (IPAD)

O circuito abaixo é composto por portas e flip-flop FF – JK, da família de circuitos integrados TTL. Considere os integrados devidamente alimentados e os FF ativados na descida do pulso de clock. A linha de "partida" está normalmente no nível lógico 1 (um). Após ser fornecido um pulso negativo na linha de partida e mantendo-se a linha X no nível lógico zero (X=0), é correto afirmar que a forma de onda de saída (Z) até o quinto pulso de clock será aquela apresentada no diagrama temporal correspondente à linha: