
Os dados transmitidos em um sistema digital podem ser verificados pelo uso de bite de paridade. Considerando o circuito verificador de paridade par mostrado na figura precedente, julgue os itens que se seguem.
Se dois bites forem invertidos, a saída do verificador de paridade não indicará qualquer erro.
Os dados transmitidos em um sistema digital podem ser verificados pelo uso de bite de paridade. Considerando o circuito verificador de paridade par mostrado na figura precedente, julgue os itens que se seguem.
Em caso de erro, o verificador de paridade apresentado não conseguirá identificar qual bite estará errado.
Haja vista que a escolha do tipo e da capacidade de memória depende da aplicação a qual se destina o computador, julgue os itens seguintes, relativos às características das memórias A, B e C especificadas na tabela precedente
Na memória C, o tempo de acesso ao dado depende do endereço deste na memória.
Haja vista que a escolha do tipo e da capacidade de memória depende da aplicação a qual se destina o computador, julgue os itens seguintes, relativos às características das memórias A, B e C especificadas na tabela precedente
A memória B possui a capacidade de apagar e reescrever baites individuais em sua matriz.A respeito dos conversores CA-CC, CA-CA e CC-CC, considere as afirmativas a seguir.
I. A tensão média de saída do conversor CC-CC é controlada pela variação do tempo de condução do transistor.
II. O conversor CA-CC converte uma tensão CA em CC, onde o controle da tensão CC é feito por meio da variação da tensão CA de entrada.
III. O conversor CA-CA permite a obtenção de uma tensão CA variável a partir de uma tensão CA fixa de entrada.
Está correto o que se afirma em
A figura abaixo apresenta um circuito destinado à medição da resistência de R por meio da ddp Vab:

A expressão que determina o valor de R em função de Vab é: