11 Q408152
Engenharia Elétrica
Ano: 2014
Banca: Instituto Americano de desenvolvimento (IADES)
Com relação aos conceitos e procedimentos utilizados para dimensionar os sistemas elétricos de baixa tensão, assinale a alternativa correta.
12 Q408143
Engenharia Elétrica
Ano: 2014
Banca: Instituto Americano de desenvolvimento (IADES)
13 Q408137
Engenharia Elétrica
Ano: 2014
Banca: Instituto Americano de desenvolvimento (IADES)
De acordo com a NBR 5410/2004, assinale a alternativa que indica o conceito correto a respeito do número de condutores carregados a serem considerados em um circuito.
14 Q408087
Engenharia Elétrica
Ano: 2014
Banca: EXATUS / EXATUSPR Promotores de Eventos e Consultorias

Dado o circuito abaixo, considerando o diodo sendo IDEAL:

Pode-se dizer que na saída v0, terá a seguinte saída:

15 Q408264
Engenharia Elétrica
Ano: 2012
Banca: FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO)
Considere a operação do software Virtuoso Layout Editor a partir da tela de edição de layouts propriamente dita. Deseja-se iniciar o desenho do layout de um inversor CMOS (Metal-Óxido-Semicondutor Complementar) pelo desenho de um transistor PMOS. Para tal, o usuário deve acessar a opção “Create” do menu, na qual estão disponíveis algumas opções, EXCETO:
16 Q408262
Engenharia Elétrica
Ano: 2012
Banca: FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO)
Considere a operação do software Virtuoso Schematic Composer a partir da visualização de uma célula padrão de alto nível. Para se visualizarem os níveis mais baixos da hierarquia do esquemático, o usuário deve selecionar as opções:
17 Q408254
Engenharia Elétrica
Ano: 2012
Banca: FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO)
Seja um estágio de saída classe B que fornece 40,5 W para uma carga de 9 Ω. Sabe-se que a tensão provida pela fonte de alimentação possui valor igual à tensão de pico de saída a fim de evitar a saturação dos transistores do circuito. Pode-se afirmar que o rendimento da conversão de potência e a potência máxima dissipada em cada transistor para operação segura são, respectivamente, iguais a (utilize π = 3 nos cálculos)
18 Q408252
Engenharia Elétrica
Ano: 2012
Banca: FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO)
Considere um estágio de saída de potência com ganho unitário, tensão do sinal de saída VS = 5 V e nível médio de ruído na saída Vn = 0,5 V. Suponha que esse estágio de potência seja precedido por um estágio para pequenos sinais com ganho de 100 e que seja aplicada uma malha de realimentação com fator β unitário. Caso VS e Vn permaneçam inalterados com a realimentação, verificar-se-á que a variação na relação sinal-ruído da tensão de saída do estágio de potência será de
19 Q408250
Engenharia Elétrica
Ano: 2012
Banca: FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO)
20 Q408248
Engenharia Elétrica
Ano: 2012
Banca: FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO)