5821 Q96113
Ciência da Computação
Ano: 0000
Banca: Banca não informada

Considere os métodos relacionados abaixo:

1. LRU (least recently used)

2 . Write-through

3 . FIFO (first-in , first-out)

4 . Write-back

5 . Random (randômico)

Podem ser utilizados como técnicas ou algoritmos de reposição de blocos (ou linhas de dados) em memórias cache somente os métodos::

5822 Q96111
Ciência da Computação
Ano: 0000
Banca: Banca não informada

O projeto da memória principal de um certo computador utilizou pastilhas (chips) de memória de 16M x 1, ou seja, com organização interna de 16 Mega posições de 1 bit cada. Sabendo-se que a capacidade total implementada foi de 128 Mega bytes, o número total de pastilhas empregado no projeto foi de:

5823 Q96109
Ciência da Computação
Ano: 0000
Banca: Banca não informada

Em um certo computador, o processador realiza acessos de leitura à memória principal sempre no formato 64 bits, mas as escritas podem ser nos formatos 64, 32, 16 ou 8 bits. Nessas condições, o número mínimo de linhas de controle enviadas pelo processador à memória para especificar o tipo de acesso (leitura ou escrita) e o formato envolvido deve ser de:

5824 Q96107
Ciência da Computação
Ano: 0000
Banca: Banca não informada

Considere as formas clássicas de controle de entrada e saída (E/S), a saber:

I- E/S programada ou por "loop de status"

II- E/S por interrupção

III- E/S por acesso direto à memória (DMA)

A transferência dos dados em si NÃO é controlada pelo processador na (s) forma (s):

5825 Q96105
Ciência da Computação
Ano: 0000
Banca: Banca não informada

O projeto da memória principal de um certo computador empregou pastilhas (chips) de memória de 16M x 1, ou seja, com organização interna de 16 Mega (1Mega = 106) posições de 1 bit cada. Sabendo-se que esta memória lê/escreve dados sempre no formato 32 bits a cada acesso, pode-se afirmar que:

5826 Q96103
Ciência da Computação
Ano: 0000
Banca: Banca não informada

Em um certo computador, a largura do feixe de endereços do barramento entre o processador e a memória principal é de 32 bits. Pode-se afirmar que:

5827 Q96101
Ciência da Computação
Ano: 0000
Banca: Banca não informada

Considere a instrução assembler XOR R1, R4; de um certo computador de 16 bits em que a operação lógica "ou-exclusivo" é realizada entre o operando fonte (no caso R1) e o operando destino (no caso R4) e o resultado carregado no lugar do operando destino. Sendo os conteúdos de R1 e R4, respectivamente, em notação hexadecimal 5555 e AAAA, ao final da instrução o conteúdo de R4, também em notação hexadecimal, será:

5828 Q96098
Ciência da Computação
Ano: 0000
Banca: Banca não informada

O tamanho da instrução (de máquina) de um certo computador é 16 bits; os 8 bits mais significativos especificam o código da operação (opcode) e os 8 bits restantes o modo de endereçamento envolvido. O número máximo de instruções (operações) diferentes que esse computador pode ter é:

5829 Q96097
Ciência da Computação
Ano: 0000
Banca: Banca não informada

Afirmar que um processador é "de 32 bits" significa que:

5830 Q96096
Ciência da Computação
Ano: 0000
Banca: Banca não informada

A diferença entre espera ocupada e bloqueio de um processo é: