A arquitetura de processadores UMA (Uniform Memory Access), que utiliza um único barramento para comunicação entre os processadores e a memória RAM, tem como principal limitador o(a)
Com relação aos sistemas de numeração e à aritmética computacional, julgue os itens subsequentes.
O endereço codificado em hexadecimal como 10F é representado na base 2 pelo número 100001111.
Com relação às tecnologias utilizadas em redes locais sem fio, julgue os itens que se seguem.
Em sistemas FDM (frequency division multiplexing), a existência de uma faixa de frequência de guarda apropriada entre quaisquer dois canais adjacentes evita a ocorrência de crosstalk entre os vários canais de comunicação.
Julgue os itens subsequentes a respeito dos padrões X.500 e LDAP (lightweight directory access protocol), usados em serviços de diretório.
O LDAP não define o serviço de diretório em si, por isso, no contexto da arquitetura cliente/servidor, o cliente, nesse padrão, é dependente da implementação do serviço de diretório que está no servidor.
Em relação aos aspectos de tolerância à falha, julgue os itens subsequentes.
No subsistema de discos com tolerância a falhas, usando-se a arquitetura do tipo redundant arrays of independent disks (RAID), o modelo de disco compartilhado torna-se uma opção relativamente dispendiosa e cara, apesar de aumentar a tolerância a falhas.
A soma dos binários 0100101000000100 e 1011000011001010 resultará no valor hexadecimal
O valor binário equivalente ao hexadecimal C0CA é
Considere os valores binários e hexadecimais abaixo.
I. 110011100101 na base 2
II. 010011010010 na base 2
III. 157D na base 16
IV. 07FE na base 16
Os valores corretos, em base decimal, dos itens I, II, III e IV, são, respectivamente,
Sobre interfaces de comunicação do computador, assinale as sentenças que estão CORRETAS:
I - Uma interface RS232 é para conexão de periférico serial.
II - O conector DB25 refere-se a uma porta paralela.
III - USB significa "Universal Serial Bus" e é "Plug and Play".
IV - IDE, SATA e SCSI são interfaces de HD.
Os relacionamentos entre as capacidades de armazenamento e os tempos de latência dos caches de memória são representados, respectivamente, pelas sequências