Questão Q408331
2012 FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO)
Prova: Concurso Centro Nacional de Tecnologia Eletrônica Avançada S.A. - CEITEC - Analista Administrativo Área Telecomunicações (ETEA - PRDICO) - FUNRIO Fundação de Apoio a Pesquisa, Ensino e Assistência (FUNRIO) do ano 2012 Centro Nacional de Tecnologia Eletrônica Avançada S.A. - CEITEC

Ao se definir em um projeto de um Circuito Integrado de A...

Ao se definir em um projeto de um Circuito Integrado de Aplicação Específica (ASIC – “Application Specific Integrated Circuit”) as interconexões dos sinais de relógio (clock), um dos problemas a ser resolvido é o chamado “clock skew”. Dentro desse contexto, analise as asserções a seguir e assinale a opção correta:

I - O “clock skew” ocorre devido à diferença de tamanho dos percursos que o sinal de clock percorre antes de alimentar as células lógicas de um circuito.

II - Na realização das interconexões do sinal de clock de um projeto de um ASIC, podem ser inseridos buffers especiais controlando o atraso inserido em cada linha da árvore de clock.

Comentários

Faça login para participar da discussão.

Cadastre-se Gratuitamente
Carregando comentários...